From f5020e991c07db2a0a6cdbe84943163bac7932e5 Mon Sep 17 00:00:00 2001 From: merry Date: Mon, 14 Feb 2022 21:59:58 +0000 Subject: [PATCH] Reduce line noise --- ARMeilleure/Decoders/Decoder.cs | 2 +- ARMeilleure/Decoders/IOpCode32Alu.cs | 2 +- ARMeilleure/Decoders/IOpCode32AluImm.cs | 2 +- ARMeilleure/Decoders/IOpCode32Mem.cs | 2 +- ARMeilleure/Decoders/OpCode.cs | 2 +- ARMeilleure/Decoders/OpCode32.cs | 2 +- ARMeilleure/Decoders/OpCode32Alu.cs | 2 +- ARMeilleure/Decoders/OpCode32AluImm.cs | 2 +- ARMeilleure/Decoders/OpCode32AluRsImm.cs | 2 +- ARMeilleure/Decoders/OpCode32BImm.cs | 2 +- ARMeilleure/Decoders/OpCode32BReg.cs | 2 +- ARMeilleure/Decoders/OpCode32Mem.cs | 2 +- ARMeilleure/Decoders/OpCode32MemImm.cs | 2 +- ARMeilleure/Decoders/OpCode32MemImm8.cs | 2 +- ARMeilleure/Decoders/OpCode32MemMult.cs | 2 +- ARMeilleure/Decoders/OpCode32Sat.cs | 2 +- ARMeilleure/Decoders/OpCode32Sat16.cs | 2 +- ARMeilleure/Decoders/OpCodeAdr.cs | 2 +- ARMeilleure/Decoders/OpCodeAlu.cs | 2 +- ARMeilleure/Decoders/OpCodeAluBinary.cs | 2 +- ARMeilleure/Decoders/OpCodeAluImm.cs | 2 +- ARMeilleure/Decoders/OpCodeAluRs.cs | 2 +- ARMeilleure/Decoders/OpCodeAluRx.cs | 2 +- ARMeilleure/Decoders/OpCodeBImm.cs | 2 +- ARMeilleure/Decoders/OpCodeBImmAl.cs | 2 +- ARMeilleure/Decoders/OpCodeBImmCmp.cs | 2 +- ARMeilleure/Decoders/OpCodeBImmCond.cs | 2 +- ARMeilleure/Decoders/OpCodeBImmTest.cs | 2 +- ARMeilleure/Decoders/OpCodeBReg.cs | 2 +- ARMeilleure/Decoders/OpCodeBfm.cs | 2 +- ARMeilleure/Decoders/OpCodeCcmp.cs | 2 +- ARMeilleure/Decoders/OpCodeCcmpImm.cs | 2 +- ARMeilleure/Decoders/OpCodeCcmpReg.cs | 2 +- ARMeilleure/Decoders/OpCodeCsel.cs | 2 +- ARMeilleure/Decoders/OpCodeException.cs | 2 +- ARMeilleure/Decoders/OpCodeMem.cs | 2 +- ARMeilleure/Decoders/OpCodeMemEx.cs | 2 +- ARMeilleure/Decoders/OpCodeMemImm.cs | 2 +- ARMeilleure/Decoders/OpCodeMemLit.cs | 2 +- ARMeilleure/Decoders/OpCodeMemPair.cs | 2 +- ARMeilleure/Decoders/OpCodeMemReg.cs | 2 +- ARMeilleure/Decoders/OpCodeMov.cs | 2 +- ARMeilleure/Decoders/OpCodeMul.cs | 2 +- ARMeilleure/Decoders/OpCodeSimd.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdCvt.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdExt.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdFmov.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdImm.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdIns.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdMemImm.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdMemLit.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdMemMs.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdMemPair.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdMemReg.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdMemSs.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdReg.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdRegElem.cs | 2 +- ARMeilleure/Decoders/OpCodeSimdTbl.cs | 2 +- ARMeilleure/Decoders/OpCodeSystem.cs | 2 +- ARMeilleure/Decoders/OpCodeT16.cs | 2 +- 60 files changed, 60 insertions(+), 60 deletions(-) diff --git a/ARMeilleure/Decoders/Decoder.cs b/ARMeilleure/Decoders/Decoder.cs index 0945bea89..46774f416 100644 --- a/ARMeilleure/Decoders/Decoder.cs +++ b/ARMeilleure/Decoders/Decoder.cs @@ -366,4 +366,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/IOpCode32Alu.cs b/ARMeilleure/Decoders/IOpCode32Alu.cs index 77fdb02ad..9876f107b 100644 --- a/ARMeilleure/Decoders/IOpCode32Alu.cs +++ b/ARMeilleure/Decoders/IOpCode32Alu.cs @@ -7,4 +7,4 @@ namespace ARMeilleure.Decoders bool? SetFlags { get; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/IOpCode32AluImm.cs b/ARMeilleure/Decoders/IOpCode32AluImm.cs index 9d49a440d..342fb8f6c 100644 --- a/ARMeilleure/Decoders/IOpCode32AluImm.cs +++ b/ARMeilleure/Decoders/IOpCode32AluImm.cs @@ -6,4 +6,4 @@ bool IsRotated { get; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/IOpCode32Mem.cs b/ARMeilleure/Decoders/IOpCode32Mem.cs index 008241fb1..145bc618e 100644 --- a/ARMeilleure/Decoders/IOpCode32Mem.cs +++ b/ARMeilleure/Decoders/IOpCode32Mem.cs @@ -12,4 +12,4 @@ namespace ARMeilleure.Decoders int Immediate { get; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode.cs b/ARMeilleure/Decoders/OpCode.cs index a9d0a8d11..f9aed7924 100644 --- a/ARMeilleure/Decoders/OpCode.cs +++ b/ARMeilleure/Decoders/OpCode.cs @@ -46,4 +46,4 @@ namespace ARMeilleure.Decoders return RegisterSize == RegisterSize.Int32 ? OperandType.I32 : OperandType.I64; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32.cs b/ARMeilleure/Decoders/OpCode32.cs index 44735a357..0d8ad1fdb 100644 --- a/ARMeilleure/Decoders/OpCode32.cs +++ b/ARMeilleure/Decoders/OpCode32.cs @@ -20,4 +20,4 @@ namespace ARMeilleure.Decoders return (uint)Address + (uint)OpCodeSizeInBytes * 2; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32Alu.cs b/ARMeilleure/Decoders/OpCode32Alu.cs index 8634f5ce9..1625aee0a 100644 --- a/ARMeilleure/Decoders/OpCode32Alu.cs +++ b/ARMeilleure/Decoders/OpCode32Alu.cs @@ -17,4 +17,4 @@ namespace ARMeilleure.Decoders SetFlags = ((opCode >> 20) & 1) != 0; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32AluImm.cs b/ARMeilleure/Decoders/OpCode32AluImm.cs index c8b05e6bc..b5435aaf1 100644 --- a/ARMeilleure/Decoders/OpCode32AluImm.cs +++ b/ARMeilleure/Decoders/OpCode32AluImm.cs @@ -20,4 +20,4 @@ namespace ARMeilleure.Decoders IsRotated = shift != 0; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32AluRsImm.cs b/ARMeilleure/Decoders/OpCode32AluRsImm.cs index f158d52ac..c2dee6c9a 100644 --- a/ARMeilleure/Decoders/OpCode32AluRsImm.cs +++ b/ARMeilleure/Decoders/OpCode32AluRsImm.cs @@ -17,4 +17,4 @@ namespace ARMeilleure.Decoders ShiftType = (ShiftType)((opCode >> 5) & 3); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32BImm.cs b/ARMeilleure/Decoders/OpCode32BImm.cs index e7f5d6db1..f2959b331 100644 --- a/ARMeilleure/Decoders/OpCode32BImm.cs +++ b/ARMeilleure/Decoders/OpCode32BImm.cs @@ -26,4 +26,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32BReg.cs b/ARMeilleure/Decoders/OpCode32BReg.cs index 8939c0de3..d4f5f7601 100644 --- a/ARMeilleure/Decoders/OpCode32BReg.cs +++ b/ARMeilleure/Decoders/OpCode32BReg.cs @@ -11,4 +11,4 @@ namespace ARMeilleure.Decoders Rm = opCode & 0xf; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32Mem.cs b/ARMeilleure/Decoders/OpCode32Mem.cs index 0869a4fd0..ceb1e49f5 100644 --- a/ARMeilleure/Decoders/OpCode32Mem.cs +++ b/ARMeilleure/Decoders/OpCode32Mem.cs @@ -36,4 +36,4 @@ namespace ARMeilleure.Decoders IsLoad = isLoad || inst.Name == InstName.Ldrd; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32MemImm.cs b/ARMeilleure/Decoders/OpCode32MemImm.cs index fa10e04ee..3af4b6f7c 100644 --- a/ARMeilleure/Decoders/OpCode32MemImm.cs +++ b/ARMeilleure/Decoders/OpCode32MemImm.cs @@ -9,4 +9,4 @@ namespace ARMeilleure.Decoders Immediate = opCode & 0xfff; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32MemImm8.cs b/ARMeilleure/Decoders/OpCode32MemImm8.cs index 248ee8e65..1b8a57de4 100644 --- a/ARMeilleure/Decoders/OpCode32MemImm8.cs +++ b/ARMeilleure/Decoders/OpCode32MemImm8.cs @@ -12,4 +12,4 @@ namespace ARMeilleure.Decoders Immediate = imm4L | (imm4H << 4); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32MemMult.cs b/ARMeilleure/Decoders/OpCode32MemMult.cs index 87ba2bf96..cc726196d 100644 --- a/ARMeilleure/Decoders/OpCode32MemMult.cs +++ b/ARMeilleure/Decoders/OpCode32MemMult.cs @@ -54,4 +54,4 @@ namespace ARMeilleure.Decoders IsLoad = isLoad; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32Sat.cs b/ARMeilleure/Decoders/OpCode32Sat.cs index 35c5cf47a..621def27c 100644 --- a/ARMeilleure/Decoders/OpCode32Sat.cs +++ b/ARMeilleure/Decoders/OpCode32Sat.cs @@ -21,4 +21,4 @@ namespace ARMeilleure.Decoders ShiftType = (ShiftType)((opCode >> 5) & 2); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCode32Sat16.cs b/ARMeilleure/Decoders/OpCode32Sat16.cs index 01f4d3b23..51061b079 100644 --- a/ARMeilleure/Decoders/OpCode32Sat16.cs +++ b/ARMeilleure/Decoders/OpCode32Sat16.cs @@ -15,4 +15,4 @@ namespace ARMeilleure.Decoders SatImm = (opCode >> 16) & 0xf; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeAdr.cs b/ARMeilleure/Decoders/OpCodeAdr.cs index 1f5610472..9655c766c 100644 --- a/ARMeilleure/Decoders/OpCodeAdr.cs +++ b/ARMeilleure/Decoders/OpCodeAdr.cs @@ -16,4 +16,4 @@ namespace ARMeilleure.Decoders Immediate |= ((long)opCode >> 29) & 3; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeAlu.cs b/ARMeilleure/Decoders/OpCodeAlu.cs index 6be0314ef..4d7f03a71 100644 --- a/ARMeilleure/Decoders/OpCodeAlu.cs +++ b/ARMeilleure/Decoders/OpCodeAlu.cs @@ -20,4 +20,4 @@ namespace ARMeilleure.Decoders : RegisterSize.Int32; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeAluBinary.cs b/ARMeilleure/Decoders/OpCodeAluBinary.cs index 4413581ca..e8b10656a 100644 --- a/ARMeilleure/Decoders/OpCodeAluBinary.cs +++ b/ARMeilleure/Decoders/OpCodeAluBinary.cs @@ -11,4 +11,4 @@ namespace ARMeilleure.Decoders Rm = (opCode >> 16) & 0x1f; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeAluImm.cs b/ARMeilleure/Decoders/OpCodeAluImm.cs index 920594202..91aa95531 100644 --- a/ARMeilleure/Decoders/OpCodeAluImm.cs +++ b/ARMeilleure/Decoders/OpCodeAluImm.cs @@ -37,4 +37,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeAluRs.cs b/ARMeilleure/Decoders/OpCodeAluRs.cs index 71f39659e..949833363 100644 --- a/ARMeilleure/Decoders/OpCodeAluRs.cs +++ b/ARMeilleure/Decoders/OpCodeAluRs.cs @@ -26,4 +26,4 @@ namespace ARMeilleure.Decoders ShiftType = (ShiftType)((opCode >> 22) & 0x3); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeAluRx.cs b/ARMeilleure/Decoders/OpCodeAluRx.cs index 16690b26a..d39da9e74 100644 --- a/ARMeilleure/Decoders/OpCodeAluRx.cs +++ b/ARMeilleure/Decoders/OpCodeAluRx.cs @@ -16,4 +16,4 @@ namespace ARMeilleure.Decoders Rm = (opCode >> 16) & 0x1f; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeBImm.cs b/ARMeilleure/Decoders/OpCodeBImm.cs index 2848c1409..e302516e2 100644 --- a/ARMeilleure/Decoders/OpCodeBImm.cs +++ b/ARMeilleure/Decoders/OpCodeBImm.cs @@ -8,4 +8,4 @@ namespace ARMeilleure.Decoders public OpCodeBImm(InstDescriptor inst, ulong address, int opCode) : base(inst, address, opCode) { } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeBImmAl.cs b/ARMeilleure/Decoders/OpCodeBImmAl.cs index 6c4b28c6c..47ae5f562 100644 --- a/ARMeilleure/Decoders/OpCodeBImmAl.cs +++ b/ARMeilleure/Decoders/OpCodeBImmAl.cs @@ -9,4 +9,4 @@ namespace ARMeilleure.Decoders Immediate = (long)address + DecoderHelper.DecodeImm26_2(opCode); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeBImmCmp.cs b/ARMeilleure/Decoders/OpCodeBImmCmp.cs index c477ddecf..a52465699 100644 --- a/ARMeilleure/Decoders/OpCodeBImmCmp.cs +++ b/ARMeilleure/Decoders/OpCodeBImmCmp.cs @@ -17,4 +17,4 @@ namespace ARMeilleure.Decoders : RegisterSize.Int32; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeBImmCond.cs b/ARMeilleure/Decoders/OpCodeBImmCond.cs index 7a51a0720..b57a7ea85 100644 --- a/ARMeilleure/Decoders/OpCodeBImmCond.cs +++ b/ARMeilleure/Decoders/OpCodeBImmCond.cs @@ -22,4 +22,4 @@ namespace ARMeilleure.Decoders Immediate = (long)address + DecoderHelper.DecodeImmS19_2(opCode); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeBImmTest.cs b/ARMeilleure/Decoders/OpCodeBImmTest.cs index 4403a0b23..bad984055 100644 --- a/ARMeilleure/Decoders/OpCodeBImmTest.cs +++ b/ARMeilleure/Decoders/OpCodeBImmTest.cs @@ -17,4 +17,4 @@ namespace ARMeilleure.Decoders Bit |= (opCode >> 26) & 0x20; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeBReg.cs b/ARMeilleure/Decoders/OpCodeBReg.cs index c29b63914..b5dcbfd8e 100644 --- a/ARMeilleure/Decoders/OpCodeBReg.cs +++ b/ARMeilleure/Decoders/OpCodeBReg.cs @@ -21,4 +21,4 @@ namespace ARMeilleure.Decoders Rn = (opCode >> 5) & 0x1f; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeBfm.cs b/ARMeilleure/Decoders/OpCodeBfm.cs index 57d0450d5..8e1c78361 100644 --- a/ARMeilleure/Decoders/OpCodeBfm.cs +++ b/ARMeilleure/Decoders/OpCodeBfm.cs @@ -26,4 +26,4 @@ namespace ARMeilleure.Decoders Shift = bm.Shift; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeCcmp.cs b/ARMeilleure/Decoders/OpCodeCcmp.cs index c25138d27..aa47146f8 100644 --- a/ARMeilleure/Decoders/OpCodeCcmp.cs +++ b/ARMeilleure/Decoders/OpCodeCcmp.cs @@ -29,4 +29,4 @@ namespace ARMeilleure.Decoders Rd = RegisterAlias.Zr; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeCcmpImm.cs b/ARMeilleure/Decoders/OpCodeCcmpImm.cs index 9d6acf196..3548f2da8 100644 --- a/ARMeilleure/Decoders/OpCodeCcmpImm.cs +++ b/ARMeilleure/Decoders/OpCodeCcmpImm.cs @@ -8,4 +8,4 @@ namespace ARMeilleure.Decoders public OpCodeCcmpImm(InstDescriptor inst, ulong address, int opCode) : base(inst, address, opCode) { } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeCcmpReg.cs b/ARMeilleure/Decoders/OpCodeCcmpReg.cs index 349afa120..d5df3b102 100644 --- a/ARMeilleure/Decoders/OpCodeCcmpReg.cs +++ b/ARMeilleure/Decoders/OpCodeCcmpReg.cs @@ -12,4 +12,4 @@ namespace ARMeilleure.Decoders public OpCodeCcmpReg(InstDescriptor inst, ulong address, int opCode) : base(inst, address, opCode) { } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeCsel.cs b/ARMeilleure/Decoders/OpCodeCsel.cs index 3bd87b182..4b8dc7fdd 100644 --- a/ARMeilleure/Decoders/OpCodeCsel.cs +++ b/ARMeilleure/Decoders/OpCodeCsel.cs @@ -14,4 +14,4 @@ namespace ARMeilleure.Decoders Cond = (Condition)((opCode >> 12) & 0xf); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeException.cs b/ARMeilleure/Decoders/OpCodeException.cs index eee636405..6b72138ee 100644 --- a/ARMeilleure/Decoders/OpCodeException.cs +++ b/ARMeilleure/Decoders/OpCodeException.cs @@ -11,4 +11,4 @@ namespace ARMeilleure.Decoders Id = (opCode >> 5) & 0xffff; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMem.cs b/ARMeilleure/Decoders/OpCodeMem.cs index ecbb175b3..0ba2bcd18 100644 --- a/ARMeilleure/Decoders/OpCodeMem.cs +++ b/ARMeilleure/Decoders/OpCodeMem.cs @@ -16,4 +16,4 @@ namespace ARMeilleure.Decoders Size = (opCode >> 30) & 0x3; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMemEx.cs b/ARMeilleure/Decoders/OpCodeMemEx.cs index 01e327d36..899024853 100644 --- a/ARMeilleure/Decoders/OpCodeMemEx.cs +++ b/ARMeilleure/Decoders/OpCodeMemEx.cs @@ -13,4 +13,4 @@ namespace ARMeilleure.Decoders Rs = (opCode >> 16) & 0x1f; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMemImm.cs b/ARMeilleure/Decoders/OpCodeMemImm.cs index 3acd0dfdb..d6ed2282f 100644 --- a/ARMeilleure/Decoders/OpCodeMemImm.cs +++ b/ARMeilleure/Decoders/OpCodeMemImm.cs @@ -50,4 +50,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMemLit.cs b/ARMeilleure/Decoders/OpCodeMemLit.cs index 2ee1afd02..986d66340 100644 --- a/ARMeilleure/Decoders/OpCodeMemLit.cs +++ b/ARMeilleure/Decoders/OpCodeMemLit.cs @@ -25,4 +25,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMemPair.cs b/ARMeilleure/Decoders/OpCodeMemPair.cs index f0999a543..21018033d 100644 --- a/ARMeilleure/Decoders/OpCodeMemPair.cs +++ b/ARMeilleure/Decoders/OpCodeMemPair.cs @@ -22,4 +22,4 @@ namespace ARMeilleure.Decoders Immediate = ((long)(opCode >> 15) << 57) >> (57 - Size); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMemReg.cs b/ARMeilleure/Decoders/OpCodeMemReg.cs index 4cd02c253..73d6c5d2c 100644 --- a/ARMeilleure/Decoders/OpCodeMemReg.cs +++ b/ARMeilleure/Decoders/OpCodeMemReg.cs @@ -17,4 +17,4 @@ namespace ARMeilleure.Decoders Extend64 = ((opCode >> 22) & 0x3) == 2; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMov.cs b/ARMeilleure/Decoders/OpCodeMov.cs index be320dd9b..50af88cb9 100644 --- a/ARMeilleure/Decoders/OpCodeMov.cs +++ b/ARMeilleure/Decoders/OpCodeMov.cs @@ -35,4 +35,4 @@ namespace ARMeilleure.Decoders : RegisterSize.Int32; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeMul.cs b/ARMeilleure/Decoders/OpCodeMul.cs index 9b1dd37b8..31d140a65 100644 --- a/ARMeilleure/Decoders/OpCodeMul.cs +++ b/ARMeilleure/Decoders/OpCodeMul.cs @@ -13,4 +13,4 @@ namespace ARMeilleure.Decoders Rm = (opCode >> 16) & 0x1f; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimd.cs b/ARMeilleure/Decoders/OpCodeSimd.cs index c0ac09997..85713690a 100644 --- a/ARMeilleure/Decoders/OpCodeSimd.cs +++ b/ARMeilleure/Decoders/OpCodeSimd.cs @@ -21,4 +21,4 @@ namespace ARMeilleure.Decoders : RegisterSize.Simd64; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdCvt.cs b/ARMeilleure/Decoders/OpCodeSimdCvt.cs index 48446c908..05b32941a 100644 --- a/ARMeilleure/Decoders/OpCodeSimdCvt.cs +++ b/ARMeilleure/Decoders/OpCodeSimdCvt.cs @@ -18,4 +18,4 @@ namespace ARMeilleure.Decoders : RegisterSize.Int32; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdExt.cs b/ARMeilleure/Decoders/OpCodeSimdExt.cs index 0a3359e13..a0e264d9d 100644 --- a/ARMeilleure/Decoders/OpCodeSimdExt.cs +++ b/ARMeilleure/Decoders/OpCodeSimdExt.cs @@ -11,4 +11,4 @@ namespace ARMeilleure.Decoders Imm4 = (opCode >> 11) & 0xf; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdFmov.cs b/ARMeilleure/Decoders/OpCodeSimdFmov.cs index d0d9c89a7..9f9062b8d 100644 --- a/ARMeilleure/Decoders/OpCodeSimdFmov.cs +++ b/ARMeilleure/Decoders/OpCodeSimdFmov.cs @@ -29,4 +29,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdImm.cs b/ARMeilleure/Decoders/OpCodeSimdImm.cs index 420b4501f..eeca77096 100644 --- a/ARMeilleure/Decoders/OpCodeSimdImm.cs +++ b/ARMeilleure/Decoders/OpCodeSimdImm.cs @@ -104,4 +104,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdIns.cs b/ARMeilleure/Decoders/OpCodeSimdIns.cs index 820656163..f6f9249d1 100644 --- a/ARMeilleure/Decoders/OpCodeSimdIns.cs +++ b/ARMeilleure/Decoders/OpCodeSimdIns.cs @@ -33,4 +33,4 @@ namespace ARMeilleure.Decoders DstIndex = imm5 >> (Size + 1); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdMemImm.cs b/ARMeilleure/Decoders/OpCodeSimdMemImm.cs index 14a9d7c9c..c11594cb0 100644 --- a/ARMeilleure/Decoders/OpCodeSimdMemImm.cs +++ b/ARMeilleure/Decoders/OpCodeSimdMemImm.cs @@ -25,4 +25,4 @@ namespace ARMeilleure.Decoders Extend64 = false; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdMemLit.cs b/ARMeilleure/Decoders/OpCodeSimdMemLit.cs index 55b43dae8..8e2129661 100644 --- a/ARMeilleure/Decoders/OpCodeSimdMemLit.cs +++ b/ARMeilleure/Decoders/OpCodeSimdMemLit.cs @@ -28,4 +28,4 @@ namespace ARMeilleure.Decoders Size = opc + 2; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdMemMs.cs b/ARMeilleure/Decoders/OpCodeSimdMemMs.cs index c7d4b35f0..8922c18f6 100644 --- a/ARMeilleure/Decoders/OpCodeSimdMemMs.cs +++ b/ARMeilleure/Decoders/OpCodeSimdMemMs.cs @@ -45,4 +45,4 @@ namespace ARMeilleure.Decoders Elems = (GetBitsCount() >> 3) >> Size; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdMemPair.cs b/ARMeilleure/Decoders/OpCodeSimdMemPair.cs index 697163896..1ab953679 100644 --- a/ARMeilleure/Decoders/OpCodeSimdMemPair.cs +++ b/ARMeilleure/Decoders/OpCodeSimdMemPair.cs @@ -13,4 +13,4 @@ namespace ARMeilleure.Decoders DecodeImm(opCode); } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdMemReg.cs b/ARMeilleure/Decoders/OpCodeSimdMemReg.cs index be7b25b9d..9ea6dda37 100644 --- a/ARMeilleure/Decoders/OpCodeSimdMemReg.cs +++ b/ARMeilleure/Decoders/OpCodeSimdMemReg.cs @@ -18,4 +18,4 @@ namespace ARMeilleure.Decoders Extend64 = false; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdMemSs.cs b/ARMeilleure/Decoders/OpCodeSimdMemSs.cs index 4ed859635..44abdd389 100644 --- a/ARMeilleure/Decoders/OpCodeSimdMemSs.cs +++ b/ARMeilleure/Decoders/OpCodeSimdMemSs.cs @@ -94,4 +94,4 @@ namespace ARMeilleure.Decoders : RegisterSize.Simd64; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdReg.cs b/ARMeilleure/Decoders/OpCodeSimdReg.cs index 731d1a6f5..ac4f71dae 100644 --- a/ARMeilleure/Decoders/OpCodeSimdReg.cs +++ b/ARMeilleure/Decoders/OpCodeSimdReg.cs @@ -15,4 +15,4 @@ namespace ARMeilleure.Decoders Rm = (opCode >> 16) & 0x1f; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdRegElem.cs b/ARMeilleure/Decoders/OpCodeSimdRegElem.cs index 403fd172c..92368deea 100644 --- a/ARMeilleure/Decoders/OpCodeSimdRegElem.cs +++ b/ARMeilleure/Decoders/OpCodeSimdRegElem.cs @@ -28,4 +28,4 @@ namespace ARMeilleure.Decoders } } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSimdTbl.cs b/ARMeilleure/Decoders/OpCodeSimdTbl.cs index 3a7ef6aba..9c631e485 100644 --- a/ARMeilleure/Decoders/OpCodeSimdTbl.cs +++ b/ARMeilleure/Decoders/OpCodeSimdTbl.cs @@ -9,4 +9,4 @@ namespace ARMeilleure.Decoders Size = ((opCode >> 13) & 3) + 1; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeSystem.cs b/ARMeilleure/Decoders/OpCodeSystem.cs index 34fae84cf..4d79421a8 100644 --- a/ARMeilleure/Decoders/OpCodeSystem.cs +++ b/ARMeilleure/Decoders/OpCodeSystem.cs @@ -21,4 +21,4 @@ namespace ARMeilleure.Decoders Op0 = ((opCode >> 19) & 0x1) | 2; } } -} +} \ No newline at end of file diff --git a/ARMeilleure/Decoders/OpCodeT16.cs b/ARMeilleure/Decoders/OpCodeT16.cs index 9fef0ebf2..c7c30186b 100644 --- a/ARMeilleure/Decoders/OpCodeT16.cs +++ b/ARMeilleure/Decoders/OpCodeT16.cs @@ -11,4 +11,4 @@ namespace ARMeilleure.Decoders OpCodeSizeInBytes = 2; } } -} +} \ No newline at end of file